数学建模社区-数学中国
标题:
多路高速互连信息处理系统及其 FPGA 实现
[打印本页]
作者:
杨利霞
时间:
2020-11-19 15:08
标题:
多路高速互连信息处理系统及其 FPGA 实现
多路高速互连信息处理系统及其 FPGA 实现
* \/ m; W) {3 H. _2 ?
/ a2 d7 Q3 i" J7 ~
针对复杂嵌入式计算领域对多通道数据传输的速率和规模需求越来越高,给出了一款基于
: q! v5 u7 q4 `! ~3 r
VPX 的多路高速互连信息处理系统的整体原理设计; 该系统的核心组件有 3 片 FPGA、1 片 PPC 和 1 片
7 V/ R9 C% U( A6 z5 ?
SRIO,为了实现板内外多路 10 Gbps 高速信号通信,利用高性能 FPGA 的大量高速收发器,进行了合理的功
4 E+ x6 B, ~* A( b. S, U7 ~4 F
能设计、GTH 时钟设计和主机端加载设计; 最后 FPGA 板内板间 GTH 测试表明,该系统很好地实现了板间
8 {9 a7 d2 h+ T5 I/ h( Y$ W: z9 ]
96 路10 Gbps高速数据信号接收、
" K' j; m% \& b
56 路 10 Gbps 高速数据信号发送、
; |. r! t1 `% a; y
12 路 10 Gbps 高速数据光信号发送、板
4 o7 C0 n( I7 z
内 32 路10 Gbps高速数据信号互连; 该系统具有高集成度、高带宽、高速率等特点,经实验测试,其性能稳定,
3 R. w' `* n& v. ?
具有良好的实践效果。
* r# c8 ~0 u5 H" d$ ^) u% `
3 m8 `: e) D, D
3 u' t2 C, ^3 B' J
* o ^" m) S1 ]
7 i! N# n6 j# v( _* o! C D
/ l( b: O! B$ h9 V/ Y' ?# z
, B1 Z1 X" S3 U0 n
多路高速互连信息处理系统及其 FPGA 实现.pdf
2020-11-19 15:05 上传
点击文件名下载附件
下载积分: 体力 -2 点
4.96 MB, 下载次数: 0, 下载积分: 体力 -2 点
欢迎光临 数学建模社区-数学中国 (http://www.madio.net/)
Powered by Discuz! X2.5